图片仅供参考
详细数据请看参考数据手册
| 数量阶梯 | 香港交货 | 国内含税 |
| +xxxx | $xxxx | ¥xxxx |
查看当月历史价格
查看今年历史价格
产品简介:
ICGOO电子元器件商城为您提供CDCVF857DGGG4由Texas Instruments设计生产,在icgoo商城现货销售,并且可以通过原厂、代理商等渠道进行代购。 CDCVF857DGGG4价格参考。Texas InstrumentsCDCVF857DGGG4封装/规格:未分类, 暂无。您可以下载CDCVF857DGGG4参考资料、Datasheet数据手册功能说明书,资料中有CDCVF857DGGG4 详细功能的应用电路图电压和使用方法及教程。
CDCVF857DGGG4 是德州仪器(Texas Instruments)推出的低抖动、3.3V 时钟扇出缓冲器/零延迟缓冲器(ZDB),属于时钟/定时类器件,常归类于时钟发生器与PLL相关应用(虽其内部不含PLL,但可配合PLL使用实现零延迟同步)。该器件支持1:10 LVCMOS/LVTTL输出,输入支持LVCMOS/LVTTL单端时钟,具备低传播延迟(典型值2.8ns)、优异的通道间偏斜(<50ps)和低附加抖动(<0.2ps RMS),适用于高精度时序同步场景。 典型应用场景包括: - 高速数字系统时钟分配:如FPGA、DSP、ASIC开发板中,将主参考时钟(如100MHz)低抖动地扇出至多个功能模块(存储器接口、ADC/DAC采样时钟、PCIe逻辑等); - 通信设备:在基站基带板、网络交换机/路由器的控制平面与时钟树中,保障多芯片间时钟相位对齐; - 工业自动化控制器:用于同步多轴运动控制、实时以太网(如EtherCAT、PROFINET)从站的本地时钟再生; - 测试测量仪器:示波器、逻辑分析仪等对时钟完整性要求严苛的设备中,作为关键时钟缓冲节点,抑制噪声与偏斜。 注意:CDCVF857DGGG4 本身为无PLL的纯缓冲器,需外接PLL或晶体振荡器提供基准输入;其“零延迟”特性指通过内部反馈路径使输出与时钟输入边沿对齐,适用于需严格相位一致性的系统。封装为TSSOP-24(DGG),适合紧凑型PCB布局。
| 参数 | 数值 |
| 产品目录 | 集成电路 (IC) |
| 描述 | IC 2.5V PHASE LOCK LOOP 48-TSSOP |
| 产品分类 | 时钟/计时 - 时钟发生器,PLL,频率合成器 |
| 品牌 | Texas Instruments |
| 数据手册 | |
| 产品图片 |
|
| 产品型号 | CDCVF857DGGG4 |
| PLL | 带旁路 |
| rohs | 无铅 / 符合限制有害物质指令(RoHS)规范要求 |
| 产品系列 | - |
| 供应商器件封装 | 48-TSSOP |
| 分频器/倍频器 | 无/无 |
| 制造商产品页 | http://www.ti.com/general/docs/suppproductinfo.tsp?distId=10&orderablePartNumber=CDCVF857DGGG4 |
| 包装 | 管件 |
| 安装类型 | 表面贴装 |
| 封装/外壳 | 48-TFSOP(0.240",6.10mm 宽) |
| 工作温度 | -40°C ~ 85°C |
| 差分-输入:输出 | 是/是 |
| 标准包装 | 40 |
| 比率-输入:输出 | 2:11 |
| 电压-电源 | 2.3 V ~ 2.7 V |
| 电路数 | 1 |
| 类型 | PLL 时钟驱动器 |
| 输入 | SSTL-2 |
| 输出 | SSTL-2 |
| 频率-最大值 | 220MHz |